하드웨어 설계에 관련한 공개 강좌를 게재하는 공간입니다.
운영진에 의해 강좌글은 편집되며, 공익을 위한 게시글은 '하드웨어 강좌'란으로 이동될 수 있습니다.
클럭 회로(Clock Circuits)
3. 임피던스 제어 (Impedance Control)
- 마이크로스트립 구조와 스트립 구조가 있고, 패턴의 임피던스를 계산하여 사용한다.
- 프로그램상에서도 계산될 수 있다.
- 일반적으로 클럭 임피던스는 55~75 정도 사용한다.
- 마이크로스트립(microstrip) 임피던스
표면 마이크로스트립 임피던스( surface microstrip impedance)
근사식
, 15mils < W < 25mils 에서
, 5mils < W < 15mils 에서
- 전파지연 (propagation dealy)
or,
내부 마이크로스트립 임피던스( emdedded microstrip impedance)
근사식
여기서,
혹은,
여기서,
- 전파지연 (propagation dealy)
or,
- 피트당 인덕턴스
여기서, (위 식들에서)
: 특성 임피던스 ()
: 전파지연 (ns/ft)
: 트레이스 폭 (인치)
: 트레이스 두께 (인치)
: 신호 트레이스와 기준 평면간의 거리 (인치)
: 전체 유전체의 두께
: 평면 매질의 유전상수
: 피트 단위 당 콘덴서 값
: 트레이스의 코일 성분 값
- 스트립 (strip) 임피던스
단일 스트립 임피던스( single strip impedance)
근사식
- 전파지연 (propagation dealy)
이중 스트립 임피던스( dual strip impedance)
근사식
여기서,
혹은,
- 전파지연 (propagation dealy)
여기서, (위 식들에서)
: 특성 임피던스 ()
: 전파지연 (ns/ft)
: 트레이스 폭 (인치)
: 트레이스 두께 (인치)
: 신호 트레이스와 기준 평면간의 거리 (인치)
: 전체 유전체의 두께
: 트레이스와 평판 사이의 유전체 두께
: 평면 매질의 유전상수