회원가입 ID/PW 찾기

하드웨어 설계에 관련한 공개 강좌를 게재하는 공간입니다.
운영진에 의해 강좌글은 편집되며, 공익을 위한 게시글은 '하드웨어 강좌'란으로 이동될 수 있습니다.

콘텐츠 수 43

ESD 보호 - 1. 루프 면적의 최소화

ESD 보호 구매수 0 조회 수 3898 2012.03.31 11:52:50
판매자 아크마스터 판매 납포인트 무료 평점 1.0점 / 총 1명 참여

루프 면적의 최소화
: 부품, I/O컨넥터, 부품/전원 평판의 루프 면적을 최소화한다.
- 전원 평판이 사용되지 않았다면, 모든 전원과 접지 트레이스는 가까이 위치 시킨다.
- 신호선은 가능하면, 접지선, 접지 평면 위에 둔다.
- 전원과 접지 간에는 자기 공진 주파수가 높은 콘덴서를 둔다.
- 트레이스 길이를 줄인다.
- PCB에서 부품과 트레이스를 제외하고, 아래/ 위를 모두 접지면으로 채운다.
- 접지와 전원 트레이스(평면)을 가까이 위치 시킨다.
- 다른 기능성 영역과 ESD에 민감한 부품을 분리하고, Moat를 달아 둔다.
- 모든 샤시 접지 연결은 낮은 임피던스로 만든다.
- 홀을 통해 모든 평판을 둘러 쌓는다.
- 보호 부품을 위치한다.(제너다이오드, Tranzorbs 등)
- 회로 접지가 아닌 샤시 접지에 보호 장치를 접지 시킨다.
- 페라이트 매질은 ESD 전류의 뛰어난 감쇄를 제공한다.
- 다층 기판이 양면보다 간접 ESD 전자기장에 대해서 10~100배 향상된다.


<단면, 양면 PCB에서의 Loop 면적>

 

 


<단면, 양면 PCB에서의 Loop 면적을 줄이는 기술>

 

 


 


위 내용은 (c)건웨이브의 공유정신 발휘와 고마운 지원으로 마이컴박스에 게시 및 수정 업데이트됩니다.
(c)건웨이브 및 마이컴박스(개정부분)의 동의 없이 무단 복재 및 전재, 재배포 금지합니다.
(c)건웨이브(http://www.gunwave.com) : First Time, On Time PCB 설계/조립 전문업체


profile
pyoru 2012.07.13 15:48
좋은 체크리스트입니다. 사진이 안나오는데... 방법이 있나요?
profile
Soco0oL 2012.11.12 18:04
사진이 안나오네요.ㅠㅠ
profile
11시22분 2019.04.17 10:40
감사합니다
search

EMC 적합성을 고려한 PCB설계 : (43)
PCB의 기초 : (14)
바이패싱과 디커플링 : (9)
ESD 보호 : (3)
■ ESD 보호 - 개요 2017-06-22 10:24
클럭회로 : (17)
ETC
  • 태만은 천천히 움직이므로 가난이 곧 따라잡는다.
    - 프랭클린
  • * 납포인트 정보 *
  • 글 작성 : 3
  • 댓글 작성 : 1
저작권법에 위배되는 콘텐츠는 등록 불가하며, 저작물에 대한 권리는 저작자에게 있습니다.
Copyright 2006-2021 © hardwareis.com, All rights reserved.