회원가입 ID/PW 찾기

하드웨어 설계에 관련한 공개 강좌를 게재하는 공간입니다.
운영진에 의해 강좌글은 편집되며, 공익을 위한 게시글은 '하드웨어 강좌'란으로 이동될 수 있습니다.

콘텐츠 수 43

클럭 회로 - 10. 배선 층 (Routing Layers)

클럭회로 구매수 0 조회 수 3255 2012.03.30 21:35:24
판매자 사탄 판매 납포인트 무료 평점 1.0점 / 총 1명 참여

클럭 회로(Clock Circuits)

10. 배선 층 (Routing Layers)

- 클럭과 주기성 신호는 하나의 평면이나 단일 영상 평면(이미지 플레인)을 가져야한다.

-
경로층 선택할 경우, 고려해야할 사항

   1)
트레이스 경로 설정(어떤 층 사용할 것인가)
   2)
설계층 사이의
Jumping
   3)
일정한 트레이스 임피던스 유지

  경로 설정 층
- 클럭 트레이스를 경로 지정하는 대표적인 보기
   = 클럭 트레이스에 인접해서 견고한 Image Plane을 사용한다.
     
, 전원 평판보다 접지 평판에 인접한 층을 이용한다
.
   =
다층 기판일 경우, 바닥층을 사용하지 않는다
.
   =
일정한 임피던스를 유지한다
.
     
, 비아 사용을 적게 한다.


- 평판이 EMI를 생성하는 현상
   = Image Plane의 불연속성
   = 동시에 발생하는 스위칭에 의한 피크 서지 전류
   = 트레이스가 3W 간격을 유지하지 못함.


- 마이크로스트립 층의 장단점
  = 더 적은 분포 커페시턴스을 가지고 있어, 신호 에지의 빠른 전송이 가능
  = 바깥쪽에 있으므로, RF 에너지가 복사될 수 있다.



- 스트립 층의 장단점
  =
커먼모드 RF 전류 억제에 최적이다.
  =
전파 지연을 증가 시킬 수 있다
.

 

   Jumping : 비아 사용
- 가급적 하나의 층위에서 모든 클럭 신호 트레이스를 구성한다. (수동 배선)

-
비아 사용할 경우, 하나의 접지 평판을 사이에 두어 배선한다. 

   = Image Plane의 연속성에 도움을 주기 위해서

-
그라운드 비아 : 신호 트레이스 비아에 대해서 연속적인 이미지 플레인 제공


위 내용은 (c)건웨이브의 공유정신 발휘와 고마운 지원으로 마이컴박스에 게시 및 수정 업데이트됩니다.
(c)건웨이브 및 마이컴박스(개정부분)의 동의 없이 무단 복재 및 전재, 재배포 금지합니다.
(c)건웨이브(http://www.gunwave.com) : First Time, On Time PCB 설계/조립 전문업체


profile
11시22분 2019.04.17 10:49
감사합니다.
search

EMC 적합성을 고려한 PCB설계 : (43)
PCB의 기초 : (14)
바이패싱과 디커플링 : (9)
ESD 보호 : (3)
■ ESD 보호 - 개요 2017-06-22 10:24
클럭회로 : (17)
ETC
  • 만물은 유전한다.
    - 헤라클레이토스
  • * 납포인트 정보 *
  • 글 작성 : 3
  • 댓글 작성 : 1
저작권법에 위배되는 콘텐츠는 등록 불가하며, 저작물에 대한 권리는 저작자에게 있습니다.
Copyright 2006-2021 © hardwareis.com, All rights reserved.