회원가입 ID/PW 찾기
AA

안녕하세요. FPGA를 독학 하는 초보 학생입니다

책에서 FGPA예제 문재를 푸는대 생각 만큼 나오질 안내요

밑에는 제가 짠 소스 코드 입니다

오류가 나는대 여러가지 고치고 해봐도 모르겠네요.. 소스 오류점 수정 해주세요

그리고 왜 오류가 난는지 점 알려주세요... 꼭 부탁 드리겠습니다

퀘터스로 짠 소스 입니다~

------------------------------------------

module segment(a_in, seg_data, com, clk, clk_in);

input [3:0] a_in;
input clk_in;

output[7:0] com;
output[7:0] seg_data;

reg clk;
reg onesec_clk;
reg[7:0] seg_data_tmp;
reg[31:0] cnt;

assign com=8'b00000001; //7_se LED
assign seg_data=seg_data_tmp;
assign led=data;

always @(posedge clk_in)
begin
if (a_in) = 4b'0000

begin
cnt=0;
clk=0;
end

else if (cnt < 1249999)

begin
cnt = cnt+1;
end

else if (cnt==1249999)

begin
cnt=0;
clk=~clk;
end

a_in =clk_out;

end

always @(a_in)
begin
case(a_in)
4'b0000:seg_data_tmp<=8'b00000011;
4'b0001:seg_data_tmp<=8'b10011111;
4'b0010:seg_data_tmp<=8'b00100101;
4'b0011:seg_data_tmp<=8'b00001101;
4'b0100:seg_data_tmp<=8'b10011001;
4'b0101:seg_data_tmp<=8'b01001001;
4'b0110:seg_data_tmp<=8'b01000001;
4'b0111:seg_data_tmp<=8'b00011011;
4'b1000:seg_data_tmp<=8'b00000001;
4'b1001:seg_data_tmp<=8'b00001001;
default :seg_data_tmp<=8'b00000000;

endcase
end
endmodule
--------------------------------------------

댓글 1
  • No Profile

    안녕하세요 정보통신 3학년 재학중인 학생입니다.

    저도 이번학기에 처음 FPGA에 대해서 배우고 있는데 ㅎㅎ

    일단 소스상으로 문제가 돼는게 module에서 clk_out 할당이 안된 상태에서

    a_in = clk_out << 이부분 때문에 오류 나는걸로 보이네요

    한번 확인 해보세요 그리고 1초정의를 하시는 if (cnt < 1249999)부분에서

    1249999로 잡으셨는데 9가 하나 빠졌어요 12,499,999

    그리구 여기서 12,499,999를 주시는 이유는 아시는 듯하니 넘어가구

    assign seg_data=seg_data_tmp; 이부분이 순차적으로 보았을때

    always @(A_IN) 앞에 와야하는걸루 알고있어요

    그리고 세그먼트에서 0~9까지 디스플레이후에 0으로 리셋돼는 값이 없네요

    저도 초보인지라 딱 찍어 확답은 못드리겠지만 한번 해보시겠어요 ^^

하드웨어 설계 및 개발에 대하여 개발자들이 자유롭게 토론하는 공간입니다.
- Q&A, 자유주재 토론, 관련 정보 공유
- 분야 : 마이크로프로세서 응용, 전기/전자(아날로그/디지털) 회로 설계, C/C++ 프로그래밍, 펌웨어,
         PCB Artwork, 트러블슈팅 등 하드웨어 설계에 관한 전반인 내용
※ 게시글에 맞는 분류를 선택하여 글을 작성해 주시면 쾌적한 사이트 운영에 많은 도움이 됩니다.
※ 하드웨어 인사이트는 회원들간의 거래정보를 게재할 뿐이지, 그 어떤 책임과 의무도 가지지 않습니다.

search
번호 분류 제목 글쓴이 조회 수 날짜
254 PADS HOTWIN7 64bIT PADS 9.3 설치법 문의1 PCB캐드짱 3888 2011.04.26
253 Allegro & OrCAD HOTnetlist 작서 후 경고 메세지 해석1 비행중 2567 2011.04.26
252 Allegro & OrCAD HOTOrCAD 16.3 create netlist 만드는 방법좀 알려주세요 ㅠㅠ2 컴맹 3775 2011.04.26
251 PADS HOTcopper pour 에러..therm.err2 SOUL 3384 2011.04.26
250 PADS HOTPADS 9.3 설치완료!! 아싸6 컴맹 2956 2011.04.26
249 PADS HOTPADS 버전1 딸기우유1980 1975 2011.04.25
248 PADS HOTOR-CAD 회로도에서 수정사항 PADS에 반영할 때... 딸기우유1980 1785 2011.04.25
247 PADS HOTdrc 체크 후 나타나는 경고 해석.4 비행중 4730 2011.04.25
246 PADS HOTPADS 9.3버전 설치법 맞는지 봐주세요1 컴맹 2469 2011.04.24
245 PADS HOTPADS 9.3 설치 문의4 컴맹 5554 2011.04.24
244 PADS HOT9.3과 9.2과 서로 호환되나요?3 Pnokio 1848 2011.04.22
243 ECAD 아무거나 HOT9.3 설치방법에 관한 문의 Jux 1803 2011.04.21
242 Allegro & OrCAD HOTorcad 16.0 shooters 설치하고 나서 parametric sweep이 활성화가 안됩니다1 빵돼지 3633 2011.04.19
241 PADS HOTPADS 9.3 설치 문의(크랙 미작동)7 짐승같은남자 7514 2011.04.14
240 PADS HOTpads 9.3 설치 도움 좀 주세요..8 네맘내맘 2743 2011.04.14
239 PADS HOT소주 가이님 9.3 설치법좀 부탁 드립니다.2 푸른빛밤바다 1781 2011.04.13
238 PADS HOTpads9.3 설치문의 드립니다.4 유노뉨 3463 2011.04.09
237 PADS HOTPADS 9.3 설치가 어렵네요 ㅜㅜ1 하오마루 2211 2011.04.09
236 PADS HOT급한 도움 찾습니다. 로직에서 레이아웃으로 회로를 불러올때 pads layout 가 실행되지 않습니다. pads초보 1645 2011.04.08
235 Allegro & OrCAD HOT이 회로도의 footprint값을 알 수 있을까요?2 amaikaze 2886 2011.04.08
Prev 1 ... 15 16 17 18 19 20 21 22 23 24 ... 32 Next
  • 인간은 아직까지도 모든 컴퓨터중에서 가장 훌륭한 컴퓨터이다.
    - 케네디
  • * 납포인트 정보 *
  • 글 작성 : 3
  • 댓글 작성 : 1
  • 내 글이 추천받음 : 1
저작권법에 위배되는 콘텐츠는 등록 불가하며, 저작물에 대한 권리는 저작자에게 있습니다.
Copyright 2006-2021 © hardwareis.com, All rights reserved.