회원가입 ID/PW 찾기
AA

안녕하세요....

PCB 아트웍 초보자입니다.

Memory 관련  디자인 가이드라인을 보면 아래와 같습니다.

-Design guidelines for Xm1DQS and Xm1DATA, Xm1DQM net
-Xm1DQS0 & Xm1DATA[7:0], Xm1DQM0 Skew: -/+ 50ps (Target length: -/+ 5.0mm)
-Xm1DQS1 & Xm1DATA[15:8], Xm1DQM0 Skew: -/+ 50ps (Target length: -/+ 5.0mm)
-Xm1DQS2 & Xm1DATA[23:16], Xm1DQM0 Skew: -/+ 50ps (Target length: -/+ 5.0mm)
-Xm1DQS3 & Xm1DATA[31:24], Xm1DQM0 Skew: -/+ 50ps (Target length: -/+ 5.0mm)
-Xm1DQS0 & Xm1DQSn0 Skew: -/+ 10ps (Target length: -/+ 1.0mm) for DDR2
-Xm1DQS1 & Xm1DQSn1 Skew: -/+ 10ps (Target length: -/+ 1.0mm) for DDR2
-Xm1DQS2 & Xm1DQSn2 Skew: -/+ 10ps (Target length: -/+ 1.0mm) for DDR2
-Xm1DQS3 & Xm1DQSn3 Skew: -/+ 10ps (Target length: -/+ 1.0mm) for DDR2

 

그런데 위의 내용인지 잘 몰라서 질문 드립니다.

라인길이를 맞추는것 같은데...

댓글 1
  • No Profile

    답변이 늦은거 같지만 아직 안하셨으면 참고 하시기 바랍니다 .. 

     

    Xm1DQS0 & Xm1DATA[7:0], Xm1DQM0 Skew: -/+ 50ps (Target length: -/+ 5.0mm)  이 내용은  Xm1DQS0 과 XM1DATA[7:0] Xm1DQM0 의 길이 오차를 5mm 이내로 마추라는 것인것으로 알고 있습니다.


    -Xm1DQS0 & Xm1DQSn0 Skew: -/+ 10ps (Target length: -/+ 1.0mm) for DDR2 이 내용은 Xm1DQS0과 Xm1DQSn 두 페어 신호의 길이 오차를 1mm 이내로 마추라는 내용으로 알고 있습니다.

     

하드웨어 설계 및 개발에 대하여 개발자들이 자유롭게 토론하는 공간입니다.
- Q&A, 자유주재 토론, 관련 정보 공유
- 분야 : 마이크로프로세서 응용, 전기/전자(아날로그/디지털) 회로 설계, C/C++ 프로그래밍, 펌웨어,
         PCB Artwork, 트러블슈팅 등 하드웨어 설계에 관한 전반인 내용
※ 게시글에 맞는 분류를 선택하여 글을 작성해 주시면 쾌적한 사이트 운영에 많은 도움이 됩니다.
※ 하드웨어 인사이트는 회원들간의 거래정보를 게재할 뿐이지, 그 어떤 책임과 의무도 가지지 않습니다.

search
번호 분류 제목 글쓴이 조회 수 날짜
6 Digital 회로 설계 RS플립플롭으로 존슨카운터 만들기 hnp109 121 2021.12.03
5 Digital 회로 설계 Reset IC 관련 CPU 문의 드립니다.3 Maa 211 2021.06.28
4 Digital 회로 설계 회로 질문드립니다. -2923 197 2020.12.12
3 Digital 회로 설계 relay 질문드립니다. -4903 151 2020.11.29
2 Digital 회로 설계 잡은 많은 신호가 NOT게이트 통과한다면?1 -3953 156 2020.10.21
1 Digital 회로 설계 논리회로 카르노맵 이렇게 그려도 되나요?1 Qwerty87 232 2020.09.22
  • 맹세는 말에 지나지 않고, 말은 바람에 지나지 않는다.
    - 버틀러
  • * 납포인트 정보 *
  • 글 작성 : 3
  • 댓글 작성 : 1
  • 내 글이 추천받음 : 1
저작권법에 위배되는 콘텐츠는 등록 불가하며, 저작물에 대한 권리는 저작자에게 있습니다.
Copyright 2006-2021 © hardwareis.com, All rights reserved.