안녕하세요.
pads 9.2 사용 자입니다....
layout설정 방법이 궁궁하여 질문 드립니다.
rules에서 high speed 에서 설정하는것이 무엇인지 궁굼합니다.
임피던스값이랑 캡값 조정하는것 같던데.. 정확히 잘모르겠네요...
그럼 수고 하세요~~
하드웨어 설계 및 개발에 대하여 개발자들이 자유롭게 토론하는 공간입니다.
- Q&A, 자유주재 토론, 관련 정보 공유
- 분야 : 마이크로프로세서 응용, 전기/전자(아날로그/디지털) 회로 설계, C/C++ 프로그래밍, 펌웨어,
PCB Artwork, 트러블슈팅 등 하드웨어 설계에 관한 전반인 내용
※ 게시글에 맞는 분류를 선택하여 글을 작성해 주시면 쾌적한 사이트 운영에 많은 도움이 됩니다.
※ 하드웨어 인사이트는 회원들간의 거래정보를 게재할 뿐이지, 그 어떤 책임과 의무도 가지지 않습니다.
번호 | 분류 | 제목 | 글쓴이 | 조회 수 | 날짜 |
---|---|---|---|---|---|
105 | Allegro & OrCAD | HOT"다각형 패드가 포함된 심볼" 그리는 방법 알려주세요~4 | 외날 | 3949 | 2011.03.08 |
104 | Allegro & OrCAD | HOT예전버전 여는법좀. | 쨍용 | 1470 | 2011.03.07 |
103 | Allegro & OrCAD | HOT[orcad] design cache 제거방법...1 | 세번째 | 4868 | 2011.03.01 |
102 | Allegro & OrCAD | HOTorcad에서 부품라이브러리가 안보이는 문제...2 | 세번째 | 2216 | 2011.03.01 |
101 | Allegro & OrCAD | HOTLayout에서 보드아웃라인 여러개일때~3 | 뽀뽀뽀젤리 | 2216 | 2011.02.11 |
100 | Allegro & OrCAD | HOTAllegro OrCAD V16.0의 OrCAD PCB Editor 질문드립니다.2 | start | 2152 | 2011.02.08 |
99 | Allegro & OrCAD | HOT좌표에 의한 배치문제 질문드립니다.1 | 파워마이스터 | 1490 | 2011.01.25 |
98 | Allegro & OrCAD | HOTorcad16.2 windows7에서 에러 잡는법 아시는 분3 | 호랑이21 | 3110 | 2011.01.25 |
97 | Allegro & OrCAD | HOTOrCAD 16.3 버전부터 PCB Editer5 | 하늘계곡 | 3894 | 2011.01.21 |
96 | Allegro & OrCAD | HOTorcad 9.1로1 | FRED | 1525 | 2011.01.20 |
95 | Allegro & OrCAD | HOT회로도 그릴때...5 | FRED | 1733 | 2011.01.20 |
94 | Allegro & OrCAD | HOT모를것이 또 있어요3 | jinse | 1447 | 2011.01.19 |
93 | Allegro & OrCAD | HOT가르쳐 주세요2 | jinse | 1221 | 2011.01.19 |
92 | Allegro & OrCAD | HOTpadstack만들기 문제점 풀어 주세요.2 | jinse | 1819 | 2011.01.19 |
91 | Allegro & OrCAD | HOT아시는 분 알려주세요...1 | jini195 | 1120 | 2011.01.13 |
90 | Allegro & OrCAD | HOT알레그로 한글메뉴얼 가지고 계신분 | 파도소리 | 2439 | 2011.01.12 |
89 | Allegro & OrCAD | HOT타이틀 라이브러리 어떻게하나요2 | 멋쟁이짱 | 1142 | 2011.01.12 |
88 | Allegro & OrCAD | HOTVERSION16.2설치1 | 멋쟁이짱 | 1320 | 2011.01.12 |
87 | Allegro & OrCAD | HOTNetlest 생성과정 오류ㅠㅠ3 | 쨍용 | 1431 | 2011.01.12 |
86 | Allegro & OrCAD | HOTorcad16.3 & pads9.2 MSVCR90.dll6 | 남마루 | 5892 | 2011.01.07 |
High speed rule 설정은 용어 그대로 RF 와 같이 고주파이나 디지탈 고속 신호선들을 설계 할 때 유용합니다.
디지탈에서 사용하는 예로는 CPU<->DDR memory, Differential pairs line 배선 같은경우에도 많이 사용합니다. -사용법은 Design rule에서 원하는 설계목표 규격의 최소-최대를 입력 하면 됩니다. (길이, stub 길이, 원하는 전기적인 특성 .. 들중 관리 해야 하는 부분들만 최소-최대를 정하면 됩니다)
-설계 진행중 확인은 Verifi design --> High speed --> (Setup 에서 설정) --> Start를 하면 설정된 rule에 맞지 않는 선들은 error mark를 표시합니다. ** 전기적인 특성( delay, cap.., Impedance)은 Design rule setting과 함께, PCB사양 및 Plane Layer를 정해 주어야 계산 할수있습니다.
.layer definition --> 패턴 Layer 중 최소 한개를 Split/Mixed 로 설정.
.layer definition --> Electrical layers\Thickness 에서 PCB 적층 두께 설정.
한 후부턴 설계시, 패턴\properity 또는 verifi design 에서 값들을 확인 할 수있습니다.