회원가입 ID/PW 찾기
AA

안녕하세요.. 모델심에 대해서 궁금 한점이 생겨서  허접하지만 질문을 올릴려고 합니다..

 

모델심 테스트벤치 에서..

`timescale  사용시 자신이 딜레이 시간이랑 정밀도를 구현 할수있는대..

 

`timescale 사용 안할경우 저는  시뮬레이션 결과에서 ps 가 나옴니다..

 

왜??ps가 나오는지 정밀도는 얼마나 되는지.. 그리고 제가 책을 보면서 공부하는대요. 책에서는  `timescale 사용안하고 시뮬레이션을 보면 ns 가 나옴니다 이것도 왜그러는지 ....

 

말이 너무 어수선 해서. 죄송합니다.. 궁금한게 많은대 표현을 잘 못해서...^^

댓글 0

하드웨어 설계 및 개발에 대하여 개발자들이 자유롭게 토론하는 공간입니다.
- Q&A, 자유주재 토론, 관련 정보 공유
- 분야 : 마이크로프로세서 응용, 전기/전자(아날로그/디지털) 회로 설계, C/C++ 프로그래밍, 펌웨어,
         PCB Artwork, 트러블슈팅 등 하드웨어 설계에 관한 전반인 내용
※ 게시글에 맞는 분류를 선택하여 글을 작성해 주시면 쾌적한 사이트 운영에 많은 도움이 됩니다.
※ 하드웨어 인사이트는 회원들간의 거래정보를 게재할 뿐이지, 그 어떤 책임과 의무도 가지지 않습니다.

search
번호 분류 제목 글쓴이 조회 수 날짜
6 Digital 회로 설계 RS플립플롭으로 존슨카운터 만들기 hnp109 120 2021.12.03
5 Digital 회로 설계 Reset IC 관련 CPU 문의 드립니다.3 Maa 204 2021.06.28
4 Digital 회로 설계 회로 질문드립니다. -2923 195 2020.12.12
3 Digital 회로 설계 relay 질문드립니다. -4903 150 2020.11.29
2 Digital 회로 설계 잡은 많은 신호가 NOT게이트 통과한다면?1 -3953 156 2020.10.21
1 Digital 회로 설계 논리회로 카르노맵 이렇게 그려도 되나요?1 Qwerty87 230 2020.09.22
  • 서둘지도 말고 쉬지도 말라.
    - 괴테
  • * 납포인트 정보 *
  • 글 작성 : 3
  • 댓글 작성 : 1
  • 내 글이 추천받음 : 1
저작권법에 위배되는 콘텐츠는 등록 불가하며, 저작물에 대한 권리는 저작자에게 있습니다.
Copyright 2006-2021 © hardwareis.com, All rights reserved.