회원가입 ID/PW 찾기

1) 지식 창고는 본인이 작성한 콘텐츠(팁/노하우/리소스/강좌 등)을 무료 혹은 가상화폐인 납포인트를 통해 공유하는 공간입니다.
2) 본인이 작성한 콘텐츠에 대해서만 지식 창고에 등록할 수 있으며, 저작권에 위배되는 콘텐츠는 사전경고 없이 삭제될 수 있습니다.
3) 콘텐츠 구매 및 첨부파일 다운로드는 회원그룹 '연구원' 이상 가능하오니, 경험치를 쌓아 진급한 후에 이용 부탁드립니다.
4) 무료 콘텐츠의 본문은 구매절차 없이 즉시 이용할 수 있으며, 판매 납포인트가 있는 콘텐츠는 구매 후 이용할 수 있습니다.
5) 콘텐츠 판매에 따른 납포인트 수익은 지정한 비율(50%)에 따라 판매자에게 지급하며, 납포인트 수익을 통해 진급을 빨리할 수 있습니다.
6) 구매 후 평가를 하면 구매 납포인트의 20%를 돌려 드립니다.

콘텐츠 수 63
판매자 뺘쑝 판매 납포인트 무료 평점 0점 / 총 0명 참여

※ 주파수특성에 대하여

앞에서 콘덴서의 주파수 특성에 대하여 설명하였지만, 알루미늄 전해 콘덴서는 좀 다른 동작을 한다.

 

그림-1
그림-2

 

그림1에 전해 콘덴서의 구조를 간단한 모델로 나타내었다.

정전용량을 높이기 위해 양극에는 (냉장고의 탈취제와 같이) 마이크로의 요철(凹凸)을 붙여서 표면적을 매우 크게 취하고 있다.

이것에 유전체막을 화학처리하여 붙이는 것 까지는 좋습니다만. 음극과 이 울퉁 불퉁한 유전체막과의 접촉을 유지하는 것이 매우 중요하므로 이 사이에 전해액을 넣습니다.

그런데 전해액에는 금속과 같은 도전성이 없기 때문에 전해 콘덴서의 등가회로는 그림2와 같이 전해액의 저항 Rs을 직렬로 넣은 모양이 됩니다.

이 때문에 그림3의 그래프와 같이, 어느 곳에서 임피던스(impedance)가 내려가게 되고, 평평한 부분이 되어 버립니다.

Rs가 큰 콘덴서에 무리하게 큰 교류전류를 흘리면 위상왜곡이 증가할 뿐만아니라, 내부 발열로 콘덴서의 수명을 단축합니다.

높은 리플대응형의 콘덴서에서는 Rs의 작은 특수한 전해액이 사용됩니다.

또 기능성 고분자 콘덴서에 대표되는 고체 콘덴서 등에서는, 전해액을 높은 도전성의 고체로 바꾸어서 비약적인 낮은 임피던스(impedance)화를 달성합니다.

전해콘덴서의 유전체막은 매우 얇고 넓은 면적에 달하기 때문에, 부분적으로 결함이 나타나는 경우가 있고, 이것이 누설전류의 원인이 되는 Rp를 발생시키고, 장시간 타이머의 오차와 노이즈의 원인이 됩니다.

그림-3

 

 

 

 

profile

profile
punkrock 2010.03.28 14:39
잘 배우겠습니다.
profile
이마시다 2010.06.09 16:44
잘 봤습니다~ ^^;
profile
zxcho 2011.06.27 16:52

감사합니다

profile
시나브로69 2017.06.24 14:05
좋은 자료 감사합니다.
search
List of Articles
번호 분류 제목 평점 포인트 판매자 등록일 구매수 조회 수
공지 공공의 목적으로 공유하고자 하는 소프트웨어는 '소프트웨어 자료실'에 업로드를 요청드립니다.
공지 구매후 평점 댓글을 남겨주시면 구매포인트의 20%를 돌려드립니다.
63 Digital 회로 설계 데이터 전송 인터페이스 LVDS Application and Data Handbook [2] 무료 아크마 2018-02-18 0 195
62 Digital 회로 설계 LVDS 의 이해 (National Semicon) [10] 무료 2014-08-18 0 618
61 Digital 회로 설계 I2C-BUS의 이해 (Philips Semicon) [13] 무료 2014-08-18 0 378
60 Digital 회로 설계 회로도 좀 부탁 드립니다. [2] 무료 Binic 2013-07-16 0 1046
59 Digital 회로 설계 cds를 이용한 LED제어에 관하여~ [2] 무료 후리후리 2012-11-23 0 2413
58 Digital 회로 설계 회로도 부탁 드립니다.fishing Bot 회로도 [1] 무료 용탄왕자 2011-09-29 0 3954
57 Digital 회로 설계 Interfacing PECL to LVDS [5] 무료 아크마 2011-04-14 0 2817
56 Digital 회로 설계 TMDS[DVI & HDMI]입력 LVDS 출력 회로도 혹 구성은 ? [4] 무료 정상까지 가보자! 2011-04-08 0 6874
55 Digital 회로 설계 verilog 기초에 관해 중요한 정보들 정리되어있어요~ [9] 무료 나는야한다 2010-09-07 0 2837
54 Digital 회로 설계 Verilog 문법입니다. [12] 무료 연구연구 2010-08-09 0 4285
53 Digital 회로 설계 TTL과 CMOS 관련 자료입니다. [5] 무료 풩님 2010-07-20 0 2466
52 Digital 회로 설계 74시리즈에 대한 이해 [5] 무료 s나이키 2010-07-01 0 2096
51 Digital 회로 설계 표준로직 IC나 PLD도 구사하는 로직 디바이스의 기초 [5] 무료 샤스케 2010-06-24 0 1774
50 Digital 회로 설계 바이패스 콘덴서란! [18] 무료 김사장 2010-04-06 0 2619
49 Digital 회로 설계 분주회로 [9] 무료 김사장 2010-04-06 0 5622
48 Digital 회로 설계 d2audio라는 class-d amplifier자료입니다 [2] 무료 퀴아쿠 2010-02-19 0 2218
47 Digital 회로 설계 Karnaugh map Minimizer [5] 무료 티케 2009-12-22 0 2439
46 Digital 회로 설계 디지털 아나로그 ZIC 활용입문 [5] 무료 하이에나 2009-12-15 0 2148
45 Digital 회로 설계 순차회로설계~! [21] 무료 roruca 2009-11-19 0 2971
44 Digital 회로 설계 555 timer R,C 계산 PROGRAM [7] 무료 엘시알 2009-10-28 0 3861
  • 인생은 우주의 영광이요, 또한 우주의 모욕이다.
    - 파스칼
  • * 납포인트 정보 *
  • 글 작성 : 3
  • 댓글 작성 : 1
저작권법에 위배되는 콘텐츠는 등록 불가하며, 저작물에 대한 권리는 저작자에게 있습니다.
Copyright 2006-2021 © hardwareis.com, All rights reserved.