회원가입 ID/PW 찾기

1) 지식 창고는 본인이 작성한 콘텐츠(팁/노하우/리소스/강좌 등)을 무료 혹은 가상화폐인 납포인트를 통해 공유하는 공간입니다.
2) 본인이 작성한 콘텐츠에 대해서만 지식 창고에 등록할 수 있으며, 저작권에 위배되는 콘텐츠는 사전경고 없이 삭제될 수 있습니다.
3) 콘텐츠 구매 및 첨부파일 다운로드는 회원그룹 '연구원' 이상 가능하오니, 경험치를 쌓아 진급한 후에 이용 부탁드립니다.
4) 무료 콘텐츠의 본문은 구매절차 없이 즉시 이용할 수 있으며, 판매 납포인트가 있는 콘텐츠는 구매 후 이용할 수 있습니다.
5) 콘텐츠 판매에 따른 납포인트 수익은 지정한 비율(50%)에 따라 판매자에게 지급하며, 납포인트 수익을 통해 진급을 빨리할 수 있습니다.
6) 구매 후 평가를 하면 구매 납포인트의 20%를 돌려 드립니다.

콘텐츠 수 63

푸리에변환

마이크로프로세서 구매수 0 2010.02.09 14:40:34
판매자 lion 판매 납포인트 무료 평점 0점 / 총 0명 참여

#include<stdio.h>
#include<math.h>
#define nFFT 16
#define nFFT3_4 ((nFFT*3)/4)

double wn_FFT[nFFT3_4];  /* for twiddle factor */
short br_FFT[nFFT];     /* for bit reversal   */
double xr[nFFT], xi[nFFT], yr[nFFT], yi[nFFT];


void fft_table(double wn_FFT[], short br_FFT[], int N_FFT);
void fft(double xr[], double xi[], double wn_FFT[], short br_FFT[], int N_FFT);
void swap(double *a, double *b);

/***************************/
/* Genarate tables for FFT */
/***************************/
void fft_table(double wn_FFT[], short br_FFT[], int N_FFT)
{
    int i, n_half, ne, jp;
    double arg;
/* Calculation of twiddle factor */
    arg = 6.283185307f/N_FFT;
    for (i=0; i<((N_FFT*3)>>2); i++) wn_FFT[i] = cos(arg*i);
/* Calculation of bit reversal table */
    n_half = N_FFT>>1;
    br_FFT[0] = 0;
    for (ne=1; ne<N_FFT; ne=ne<<1)
    {
        for (jp=0; jp<ne; jp++) br_FFT[jp+ne] = br_FFT[jp] + n_half;
        n_half = n_half>>1;
    }
}

/**************************/
/* FFT for complex signal */
/**************************/
void fft(double xR[], double xI[], double wn_FFT[], short br_FFT[], int N_FFT)
{
    double xtmpR, xtmpI;
    int   j, jnh, k, jxC, jxS, ne, n_half, n_half2;

    n_half = N_FFT>>1;
    for (ne=1; ne<N_FFT; ne=ne<<1)
    {
        n_half2 = n_half<<1;
        for (k=0; k<N_FFT; k=k+n_half2)
        {
            jxC = 0;
            jxS = N_FFT>>2;
            for (j=k; j<(k+n_half); j++)
            {
                jnh = j + n_half;
/* beginning of butterfly operations */
                xtmpR = xR[j];
                xtmpI = xI[j];
                xR[j] = xtmpR + xR[jnh];
                xI[j] = xtmpI + xI[jnh];
                xtmpR = xtmpR - xR[jnh];
                xtmpI = xtmpI - xI[jnh];
                xR[jnh] = xtmpR*wn_FFT[jxC] - xtmpI*wn_FFT[jxS];
                xI[jnh] = xtmpR*wn_FFT[jxS] + xtmpI*wn_FFT[jxC];
/* end of butterfly operations */
                jxC = jxC + ne;
                jxS = jxS + ne;
            }
        }
        n_half = n_half>>1;
    }
/* Bit reverse */
    for (j=0; j<N_FFT; j++)
        if (j<br_FFT[j])
        {
             swap(&xR[j], &xR[br_FFT[j]]);
             swap(&xI[j], &xI[br_FFT[j]]);
        }
}

/* used in FFT procedure */
void swap(double *a, double *b)
{
    double tmp;
    tmp = *a;
    *a = *b;
    *b = tmp;
}

void main()
{
 short i;


    fft_table(wn_FFT, br_FFT, nFFT);       /* ganarate tables for FFT */
/* genarate rectangular wave */

    for (i=0; i<nFFT; i++)
    {                                   
            xr[i] =sin(6.28*i/3);
    }

    for (i=0; i<nFFT; i++)
    {
        yr[i] = xr[i];
        yi[i] = xi[i];
    }

    fft(yr, yi, wn_FFT, br_FFT, nFFT);     /* FFT */

 for(i=0;i<nFFT;i++)
 {
  printf("%f ",xr[i]);
 }
 printf("\n\n ");
 for(i=0;i<nFFT;i++)
 {
  printf("%f ",yi[i]);
 }
}

 


 

search
List of Articles
번호 분류 제목 평점 포인트 판매자 등록일 구매수 조회 수
공지 공공의 목적으로 공유하고자 하는 소프트웨어는 '소프트웨어 자료실'에 업로드를 요청드립니다.
공지 구매후 평점 댓글을 남겨주시면 구매포인트의 20%를 돌려드립니다.
63 Digital 회로 설계 데이터 전송 인터페이스 LVDS Application and Data Handbook [2] 무료 아크마 2018-02-18 0 195
62 Digital 회로 설계 LVDS 의 이해 (National Semicon) [10] 무료 2014-08-18 0 618
61 Digital 회로 설계 I2C-BUS의 이해 (Philips Semicon) [13] 무료 2014-08-18 0 378
60 Digital 회로 설계 회로도 좀 부탁 드립니다. [2] 무료 Binic 2013-07-16 0 1046
59 Digital 회로 설계 cds를 이용한 LED제어에 관하여~ [2] 무료 후리후리 2012-11-23 0 2413
58 Digital 회로 설계 회로도 부탁 드립니다.fishing Bot 회로도 [1] 무료 용탄왕자 2011-09-29 0 3955
57 Digital 회로 설계 Interfacing PECL to LVDS [5] 무료 아크마 2011-04-14 0 2817
56 Digital 회로 설계 TMDS[DVI & HDMI]입력 LVDS 출력 회로도 혹 구성은 ? [4] 무료 정상까지 가보자! 2011-04-08 0 6875
55 Digital 회로 설계 verilog 기초에 관해 중요한 정보들 정리되어있어요~ [9] 무료 나는야한다 2010-09-07 0 2837
54 Digital 회로 설계 Verilog 문법입니다. [12] 무료 연구연구 2010-08-09 0 4285
53 Digital 회로 설계 TTL과 CMOS 관련 자료입니다. [5] 무료 풩님 2010-07-20 0 2466
52 Digital 회로 설계 74시리즈에 대한 이해 [5] 무료 s나이키 2010-07-01 0 2096
51 Digital 회로 설계 표준로직 IC나 PLD도 구사하는 로직 디바이스의 기초 [5] 무료 샤스케 2010-06-24 0 1774
50 Digital 회로 설계 바이패스 콘덴서란! [18] 무료 김사장 2010-04-06 0 2619
49 Digital 회로 설계 분주회로 [9] 무료 김사장 2010-04-06 0 5622
48 Digital 회로 설계 d2audio라는 class-d amplifier자료입니다 [2] 무료 퀴아쿠 2010-02-19 0 2218
47 Digital 회로 설계 Karnaugh map Minimizer [5] 무료 티케 2009-12-22 0 2439
46 Digital 회로 설계 디지털 아나로그 ZIC 활용입문 [5] 무료 하이에나 2009-12-15 0 2148
45 Digital 회로 설계 순차회로설계~! [21] 무료 roruca 2009-11-19 0 2971
44 Digital 회로 설계 555 timer R,C 계산 PROGRAM [7] 무료 엘시알 2009-10-28 0 3861
  • 최고에 도달하려면 최저에서 시작하라.
    - P.시루스
  • * 납포인트 정보 *
  • 글 작성 : 3
  • 댓글 작성 : 1
저작권법에 위배되는 콘텐츠는 등록 불가하며, 저작물에 대한 권리는 저작자에게 있습니다.
Copyright 2006-2021 © hardwareis.com, All rights reserved.